Я понимаю математику, лежащую в основе цифрового формирования луча, но я не уверен, как такие системы практически реализуются. Например, в типичном широкополосном радаре FMCW, работающем в S-диапазоне, ширина полосы (основной полосы) может достигать 500 МГц. Для оцифровки этого сигнала вам нужны высокоскоростные АЦП, как правило, с частотой дискретизации 1 ГГц. Насколько я знаю, эти АЦП недешевы.
Теперь, если у вас есть, скажем, Uniform Rectangular Array (URA) с 20 антенными элементами, вам нужно повторить свой RF-интерфейс 20 раз! Этот RF-интерфейс обычно включает в себя LNA, микшер и высокоскоростной АЦП.
Кроме того, огромное количество данных, производимых вышеупомянутой системой, огромно, требуя большой памяти и вычислительной мощности.
Мои вопросы таковы:
- Отражает ли приведенный выше сценарий, как реализованы практические системы формирования луча, или это слишком наивно? я что-то упустил здесь?
- Существуют ли какие-либо приемы аппаратного обеспечения / обработки сигналов, которые могут помочь снизить требования к оборудованию или обработке в таких системах?
Спасибо
хорошо - я думаю, что техника, которую я искал, это формулировка синтетической апертуры, как в радаре с синтезированной апертурой (SAR). «Уловка» в общем случае, когда задействованы статические цели и радиолокационные платформы, вероятно, будет заключаться в том, что все элементы массива будут присутствовать физически, в отличие от обычного SAR, где движение платформы используется для синтеза действительно большой апертуры. Используя радиочастотное переключение для моделирования движения платформы, можно последовательно захватывать данные SAR и применять хорошо известные методы SAR для достижения желаемой производительности, то есть точного углового разрешения.
«Уловом» в этом случае будет дополнительное время, необходимое для сбора данных SAR по сравнению с полноформатным цифровым формирователем луча. Другое - то, что этот метод может быть допустимым для сценариев формирования луча только при приеме.
источник
Пока у вас есть заказчик, который будет оплачивать стоимость ASIC, то есть около 25 млн. Долл. США на разработку NRE, вы можете получить все 20 входных интерфейсов, АЦП и цифровую арифметику формирования луча на одном кристалле CMOS в любом месте от постоянного тока до 100 ГГц за менее чем 20 долларов США. Стоимость
источник