См. Эту таблицу данных, стр. 2: внутренняя логическая схема для MM74HC138.
На схеме показаны логические преобразователи с пузырьками на входе или на выходе. Есть ли реальная разница между ними?
источник
См. Эту таблицу данных, стр. 2: внутренняя логическая схема для MM74HC138.
На схеме показаны логические преобразователи с пузырьками на входе или на выходе. Есть ли реальная разница между ними?
Пузырьки показывают, активный ли сигнал низкий или активный высокий. На биграмме сигналы A, B, C и G1 имеют активный высокий уровень. Обратите внимание, что таблица истинности использует Ls и Hs вместо 0 и 1. Для цепей с низким активным током низкое напряжение логично 1. Работа затвора зависит от того, как вы интерпретируете уровни сигнала. Например, логический элемент И со всеми сигналами активного высокого уровня можно перерисовать как логический элемент ИЛИ со всеми сигналами активного низкого уровня, и наоборот.
В смешанной логике, пузыри всегда спариваются. Вы рисуете основное уравнение с помощью вентилей AND и OR и вставляете вертикальную линию с пузырьком везде, где есть дополнение сигнала. Затем замените все логические вентили типом, который вы на самом деле используете (например, NAND и эквивалентный вход активного низкого уровня ИЛИ). Наконец, вставьте инверторы в любое место, где пузырьки не образуют пары. Это позволяет без труда прочитать уравнение сразу на схеме.
Для примеров сопряжения пузырьков со смешанной логикой и сочетанием сигналов активного низкого и активного высокого уровня см. Следующую заархивированную страницу из технического класса Джорджии: Примеры смешанного логического анализа и синтеза . Либо входной, либо выходной пузырь используется на каждом инверторе, чтобы четко показать пары пузырьков. Пузырьки с косой чертой предназначены только для чтения уравнения из схемы. Их можно удалить (как в примере 4), и тогда в любом месте, где есть несовпадение пузырей, это логическая инверсия.
Инвертор - это буфер инверсии уровня. Это не всегда логический инвертор. В примере 2 из вышеприведенной ссылки, когда Y, B и D реализованы как сигналы активного высокого уровня, для схемы требуются инверторы, даже если логическая функция не требует дополнения. Это связано с тем, что NAND эквивалентен OR с входами активного низкого уровня, поэтому сначала необходимо инвертировать входы активного высокого уровня.
В схеме, связанной с вопросом, обратите внимание, что на входах и выходах сигналов активного низкого уровня в схеме на странице 2 имеются совпадающие пузырьки на схеме соединений на странице 1. Я бы повторил эти пузырьки на схеме страницы 2 для полноты ,
НЕТ .... Оба одинаковы. Буфер с пузырьком на выходе или пузырь на входе всегда является инвертором